### Arquitetura e Organização de Computadores

Bases numéricas, representação dos dados e instrução de máquinas

Prof. Ms. Wesley Viana

- · Unidade de Ensino: 3
- Competência da Unidade: Aprofundar o conhecimento sobre base numéricas e representações de dados
   Resumo: Nesta unidade será apresentado as
- Resumo: Nesta unidade será apresentado as representações das linguagens incluindo como o computador se comunica em sua linguagem de máquina.
- Palavras-chave: Sistemas numéricos; ciclo de instruções, pipeline; Linguagem Assembly.
   Título da Tele aula: Bases numéricas, Representação dos
- Título da Tele aula: Bases numéricas, Representação dos dados e instruções e Instruções de máquinas
- Tele aula nº: 03

1

2

### Contextualização

O principal objetivo é conhecer e compreender os conceitos e desenvolvimentos históricos de arquitetura e organização de computadores, assim como a estrutura de computadores.

Para isso, serão apresentados todos os conceitos relacionados à **representação binária de informação**, a composição de outras representações relacionadas ao sistema binário e a classificação de números binários.

Após apresentar os números binários, também serão abordados os números octais e hexadecimais, bem como as conversões de base entre todos estes diferentes sistemas de numeração.



Fonte: Shutterstock

Contextualização

Vamos descobrir juntos!

Todo este conhecimento será necessário para que seja possível projetar instruções de máquinas, que nada mais são do que um conjunto de números binários que será o coração do processador que iremos projetar mais adiante e as linguagens de máquina e montagem (Assembly) para projetar as instruções . Curioso para saber como?



Fonte: Shutterstor

3 4

Sistemas numéricos: conceitos, simbologia e representação de base numérica

### Sua missão

6

A sua primeira tarefa é fazer conversões e validações. Considere que você faz parte de um time de desenvolvimento de hardware de uma empresa X que necessita de uma verificação em sua arquitetura.

Após adquirir o conhecimento desta seção, você é a pessoa indicada para realizar os testes necessários.

A empresa vai apresentar um conjunto de números binários trabalhados pelo processador e você terá de apresentar um parecer de número de acertos e erros de forma que o projeto seja avaliado e as decisões de correção possam ser devidamente tomadas.

Nesse sentido, você deverá avaliar os números apresentados na tabela apresentada a seguir:



Fonte: Shutterstock

5



Você, então, deverá fazer a conversão, preencher as linhas em branco e, depois, preencher a coluna de  $validaç\~ao$ , com o valor CORRETO ou ERRADO.

| Resultado<br>esperado binário | Resultado obtido octal | Resultado obtido<br>hexadecimal | Validação |
|-------------------------------|------------------------|---------------------------------|-----------|
| 0001 1110                     |                        | 1E                              |           |
| 1101 0111                     | 315                    |                                 |           |
| 1111 1101                     |                        | FF                              |           |
| 1010 0101                     |                        | A5                              |           |
| 0111 1111                     | 154                    |                                 |           |
| 1100 0011                     | 303                    |                                 |           |
| 1111 1111                     |                        | AA                              |           |



Sistemas de Numeração

| Sistema     | Bases | Algarismos                          |
|-------------|-------|-------------------------------------|
| Binário     | 2     | 0,1                                 |
| Octal       | 8     | 0,1,2,3,4,5,6,7                     |
| Decimal     | 10    | 0,1,2,3,4,5,6,7,8,9                 |
| Hexadecimal | 16    | 0,1,2,3,4,5,6,7,8,9,A,B,C,D<br>,E,F |

7 8



Sistema Decimal

É o sistema mais comum;
Composto por 10 símbolos (0,1,2,3,4,5,6,7,8,9);



Realizando o cálculo , temos:  $(3 \times 10^2) + (8 \times 10^1) + (7 \times 10^0) =$ = 300 + 80 + 7

9

10

12

### Sistema Binário

- Composto por dois símbolos: 0s e 1s;
  O zero no sistema binário representa a ausência de tensão, enquanto o 1 representa uma tensão.

| 1  | 0              | 1              | 1              | 0  |
|----|----------------|----------------|----------------|----|
| 24 | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 2º |



Realizando o cálculo , temos:  $(1 \times 2^4) + (0 \times 2^3) + (1 \times 2^2) + (1 \times 2^1) + (0 \times 2^0) = = 16 + 0 + 4 + 2 + 0$ 

= 22 em decimal

11

Sistema Octal

- Composto por 8 símbolos (0,1,2,3,4,5,6,7);
  Este sistema foi utilizado como modelo alternativo ao
- binário como uma forma mais compacta; Hoje utiliza-se mais o hexadecimal.

| 1              | 6  | 7  |
|----------------|----|----|
| 8 <sup>2</sup> | 81 | 80 |



Realizando o cálculo , temos:  $(1 \times 8^2) + (6 \times 8^1) + (7 \times 8^0) =$  = 64 + 48 + 7= 119 em decimal



Composto por 16 símbolos (0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F);

- Utilizados nos microprocessadores.Usados endereços de MAC (Endereços Físicos) encontrados nas etiquetas abaixo dos roteadores.

| 2    | F   | 4               |
|------|-----|-----------------|
| 16 ² | 16¹ | 16 <sup>0</sup> |



Realizando o cálculo , temos:  $(2 \times 16^2) + (15 \times 16^1) + (4 \times 16^0) =$ = 512+ 240 + 4 = **756** em decimal



13 14





15 16

Aquitetura de um processador

interpretado de maneira invertida.

Uma definição de arquitetura de um processador deve vir acompanhada, obrigatoriamente, da indicação de como o número binário é considerado, sendo que existem duas possibilidades.

Para ler o número binário da esquerda para a direita (dizemos que o MSB é o primeiro e o LSB é o último. **MSB** é uma sigla para o *bit* mais significativo e LSB é o *bit* menos significativo.





Conversão de bases e validação

17 18

Ao ser informado do trabalho a ser realizado, você foi apresentado a uma tabela que continha em cada linha o resultado de uma operação feita pelo processador e o resultado

Como são diversos testes realizados e cada um por uma pessoa diferente cada resultado estava em uma base diferente difficultando seu trabalho. **O resultado é apresentado na tabela** 

seguinte:

| Binários  | decimal | Resultado obtido octal | hexadecimal         | Validação |
|-----------|---------|------------------------|---------------------|-----------|
| 0001 1110 | 30      | 36                     | (IE)                | Correto   |
| 1101 0111 | 215     | 315 (deveria ser 322)  | CD (deveria ser D7) | Errado    |
| 1111 1101 | 253     | 377 (deveria ser 375)  | FF (deverta ser FD) | Errado    |
| 1010 0101 | 165     | 245                    | (A5)                | Correto   |
| 0111 1111 | 127     | 154 (deveria ser 177)  | F7 (deveria ser 7F) | Errado    |
| 1100 0011 | 195     | 303                    | C3                  | Correto   |
| 1111 1111 | 255     | 358 (deveria ser 377)  | AA (deveria ser FE) | Errado    |

Introdução a Instruções de máquinas

19 20

### Sua missão

A sua **segunda tarefa é** melhorar o **tamanho e qual será a** forma da instrução escolhidos para o projeto de um processador.

Considere que você, profissional de computação, foi contratado para desenvolver um novo núcleo para um processador e precisa agora resolver diversos problemas relacionados à arquitetura do processador.

É necessário que você, como projetista, crie todo um conjunto novo de instruções que será utilizado como base para a construção do processador.

Qual seria o tamanho desta instrução?

O que é necessário representar nesta instrução?



### Sua missão

Sabendo que **uma instrução é nada mais que um conjunto de algarismos binários**, sendo assim, o que cada um destes algarismos representa?

Qual parte da informação deve colocada em cada parte dos bits? Existe uma regra?

A instrução referencia espaços na memória que serão utilizados para recuperar informações para o processador e, também, para salvar os resultados de processamento.





21 22

### Contextualizando

- Toda a informação utilizada em um processador deve ser armazenada, por isso sempre que compramos um computador verificamos algumas informações tais como: sua capacidade de memória RAM, seu HD, se o processador possui um, dois ou três níveis de memória cache .
- O tamanho da **memória** está diretamente relacionado à complexidade de seu gerenciamento.
- A unidade básica de armazenamento é o registrador.
- Existe no processador um banco de registradores.
- Este banco de registradores funciona da seguinte maneira: você passa um endereço de um determinado registrador e o bloco de hardware retorna seu conteúdo.





23 24

### Manipulação dos registradores

- O acesso ao dado é feito por meio do endereçamento direto, ou seja, o endereço enviado é o próprio endereço do registrador e ativa apenas o setor da memória correspondente, tornando este tipo de acesso extremamente rápido e permitindo que seja implantado dentro do processador para o armazenamento de informações.
- A manipulação dos registradores é realizada por meio de instruções dos processadores, do tipo I, tipo R e tipo J.
- As instruções do tipo I manipulam endereços de memória ou constantes.
- As instruções do tipo R podem realizar a manipulação e as operações entre registradores.
- As instruções do tipo J realizam desvios de instruções a serem executados.



### Processadores MIPS

- Hennessy e Patterson (2017) propõem um processador chamado MIPS, cuja arquitetura foi utilizada como base de diversos processadores comerciais.
- O MIPS possui 32 registradores (do registrador 0 ao registrador 31) que armazenam dados de 32 bits de tamanho.
- Sendo assim, como deve ser o projeto deste banco de registradores considerando os hits de entrada e de saída?
- registradores considerando os bits de entrada e de saída?

   Para representar os 32 registradores é necessário um barramento de endereços de 5 bits, uma vez que 2<sup>5</sup> = 32, ou seja, (registrador 0 00000b, ao registrador 31 11111b) e um barramento de saída de dados de 32 bits.



25

26

### Arquitetura de Von Neumann x Arquitetura de Harvard

- Nas duas arquiteturas, o computador possui quatro componentes básicos: memória, unidade de controle, unidade lógica aritmética (ULA) e entrada/saída de dados.
- A diferença básica entre estas duas arquiteturas é o fato de que na arquitetura de Von Neumann a memória de programa e a memória de dados estão fisicamente no mesmo chip.
- No caso da arquitetura de Harvard existe uma separação física real da memória de dados e da memória de programas o que gera um custo maior de implantação porém, a proteção é maior visto que se um vírus for executado, ele irá afetar apenas a memória de programa sem que os dados sejam perdidos.



Fonte: Shutterstock

### Hierarquia de memórias

- Após entender os registradores e os tipos de arquiteturas, o próximo passo é entendermos a unidade de controle e a parte de entrada/saída de dados.
- Sem este entendimento seria complexo demais compreender como é formado um conjunto de instruções.
- Na hierarquia de memória, quando um dado não está armazenado em um registrador é possível que esteja ou na memória principal (representada em nosso sistema por níveis secundário de cache e também pela memória RAM) ou na memória secundária (representada pelo HD).

27

28

### Instrução

- Em uma instrução é possível também acessar endereços de memória que não são endereços de registradores e, nestes casos, é necessário que se tenha o endereço propriamente dito do dado ou então que se passe o valor numérico a ser trabalhado pelo processador.
- Este tipo de endereçamento é chamado de imediato e irá
  gerar um tipo específico de instruções.
   A nás aprecentar alguns consoitos básicos, vamos à definição.
- Após apresentar alguns conceitos básicos, vamos à definição de instrução:
- Segundo Hannessy e Patterson (2017), uma instrução é um conjunto de bits (0's e 1's), entendidos pelo processador como sinais eletrônicos, que podem ser representados por um conjunto de números.



Fonte: Shutterstock

### Instrução

- Cada um destes números representa algo específico para o processador e a junção destes números em uma palavra única é o que chamamos de instrução.
- Para entender o papel de uma instrução vamos analisar os blocos que compõem o processador e o que cada um deve receber e como se dá o caminho dos dados através dos blocos.



29 30





31 32

### Criação de um modelo para um conjunto de instruções

O **processador** que iremos projetar deve ser simples, porém pode ser pensado para um tipo de operações específicas.

Os processadores possuem sempre uma unidade que deve ser especializada na execução de operações aritméticas como soma, subtração, divisão, multiplicação, dentre outras .

A segunda questão importante é que este conjunto de instruções deve ter definido **um tamanho de palavra que o processador** será capaz de aceitar.

Considerando que o processador terá de se comunicar com outros blocos é possível escolher um tamanho de palavra padrão. Os processadores mais novos estão operando em 64 bits (que é o tamanho da sua palavra), porém, o nosso processador pode ser projetado considerando que um dado de 64 bits irá precisar de toda uma estrutura de suporte maior como o barramento de transmissão de dados, os registradores para armazenar os dados, dentre outras estruturas.

33 34

Sendo assim, para manter um tamanho de arquitetura pequeno e compatível com os projetos já executados no mercado vamos optar por uma **arquitetura de 32 bits.** 

As duas primeiras etapas foram então cumpridas e justificadas. Veja: você como projetista poderia escolher qualquer número de bits e um núcleo especializado em outras funções.

Porém, modificar estas características do problema exige normalmente conhecimentos mais avançados sobre as aplicações para as quais o processador seria desenvolvido, e um tamanho maior de palavra deve ser justificado com a necessidade de mais bits para representação. Um número muito pequeno destes bits pode causar um problema caso sua arquitetura do processador precise passar por um upgrade e isso também deve ser considerado.

Agora, para cada um dos bits, ou conjunto de bits, devemos escolher uma funcionalidade correspondente.

Como **ainda não conhecemos a fundo as funcionalidades necessárias**, é possível tentar sem medo definir este modelo de instrução.

Mais à frente no estudo de arquitetura de computadores poderemos analisar a resposta que demos aqui e entender o motivo de ser boa ou ruim para determinados aspectos.

O processador lida normalmente com **operações numéricas**, sendo que os números envolvidos estarão armazenados em uma memória.

Assim existe a necessidade de dois tipos de campos: um onde acessamos o número em um registrador (como nas instruções do tipo Rapresentadas) e outro que o número é obtido diretamente na instrução (como nas instruções do tipo I apresentadas).

35

50

37

Existem processadores inteiros como **o MIPS** (HENNESSY; PATTERSSON, 2017) que são definidos com 32 instruções e outros como os processadores que possuem centenas. O número de bits que reservarmos para o tipo de instrução

O número de bits que reservarmos para o tipo de instrução deve ser capaz de identificar unicamente cada uma delas.

Sendo assim podemos deixar **1 byte para a identificação de instruções, ou seja, 8 bits.**Também é comum reservar **bits para controle da** 

Também é comum reservar bits para controle da arquitetura que no nosso caso serão 6 bits.

Os outros 18 bits podem ser divididos da seguinte maneira: para instruções do **tipo R, três grupos de 6 bits,** e para instruções do **tipo I dois campos um de 6 bits e um de 12 bits.** 

Vamos analisar esta resposta. Reservando 1 byte para instruções poderemos identificar unicamente instruções, ou seja,

Este número é razoável já que estamos projetando um processador apenas para cálculos matemáticos, pois são poucas as possíveis operações matemáticas.

Os outros **6 bits para controle do sistema** são importantes já que podem ser utilizados para configurar outras partes do processador.

Neste caso permitimos, com 6 bits, que existam opções de configurações totalizando 64 o que é suficiente também para o controle dos blocos lógicos.

O tipo R possui 3 campos de 6 bits cada.

Um campo de 6 bits para o endereço de um registrador (lugar onde fica armazenado um valor na memória) permite endereçar 64 registradores (do 0 ao 63).

endereçar **64 registradores** (do 0 ao 63).

Normalmente, um projeto de processador simples não possui mais que **40 registradores** sendo um número aceitável.

37

38

Por fim, para a **instrução do tipo I**, temos novamente os 6 bits para endereçar um registrador mantendo o padrão anterior. No caso da parte imediata deixamos 12 bits, isso quer dizer que quando o programador do processador quiser passar um número direto para o processador poderá usar apenas do 0 ao 4095.

Pronto, projetamos assim a nossa instrução de 32 bits com:

8 bits para identificação da instrução.

6 bits para controle do processador. 18 bits para informações sobre os operandos.

No tipo R são três endereços de 6 bits para os registradores.

No tipo I é um conjunto de 6 bits para um endereço e 12 bits para um número imediato.

Entenderam as formas de funcionamento de um computador?



39

40

### Pipeline de instruções

### Sua missão

A sua **terceira tarefa é** identificar **as etapas de execução** da instruç**ão.** 

Visualizando o caminho de dados de um determinado processador com barramentos de 8 bits, ou seja, a quantidade de dados que flui é de 8 bits, é possível não só identificar as etapas do processador, como também propor modificações e verificar possíveis otimizações.

Você, como pertence ao grupo de projetistas de hardware da X recebeu uma nova tarefa.

A equipe de engenheiros recebeu a imagem **do caminho de dados de um processador** que será fabricado pela empresa concorrente Y apresentado na Figura:



Fonte: Shutterstock

41 42



Para que a sua empresa não seja prejudicada, sua tarefa é identificar neste diagrama as etapas de execução da instrução e se este processador tem potencial para otimizações.

Com o conhecimento adquirido será possível realizar a tarefa e proporcionar uma análise detalhada do caminho de dados do processador da empresa Y.

Você está preparado para aprender como fazer isso?

43 44

# A segmentação de instruções (em inglês, pipeline) é uma técnica de hardware que permite que a CPU realize a busca de uma ou mais instruções além da próxima a ser executada. Suponha que você tem que arrumar a sua roupa suja, para isso você necessita: (a) Lavar, (b) Secar, (c) Passar e (d) dobrar cada peça de roupa



45 46

## Para incrementar a eficiência de nosso processo podemos realizar o seguinte processo: primeiro lavamos a I peça; tiramos a I peça e colocamos no secador e simultaneamente lavamos a II peça; tiramos para passar a I peça, colocamos para secar a II e adicionamos uma III na lavadora; finalmente dobramos a I, passamos a III, secamos a III e lavamos a IV; repetiremos esse processo sobre todas as peças e vemos que temos um sistema trabalhando em paralelo. Faz o paralelismo de instruções, aumentando a eficiência na execução das instruções. O pipeline não reduz o tempo de uma instrução, mas agiliza o desempenho de um conjunto de tarefas.

Pipeline



47 48

### Pipeline

- A divisão das etapas de execução da instrução permite que as áreas que já foram utilizadas possam executar a próxima instrução e este conceito é o que chamamos de pipeline.
- Quanto maior o número de estágios no pipeline, maior o número de instruções que podem ser executadas.

Pipeline (no exemplo de 4 estágios):

Para ele funcionar as **instruções** deviam ser do mesmo tamanho o que impossibilitou os processadores **CISC** aderir a essa estratégia a solução foi colocar um decodificador de instruções que tomava as complexas instruções e transformava para um conjunto resumido de instruções:

Intruction Fetch, Instruction Decode, Execute, Memory access, register Write Back.



49 50

### Pipeline

- O conceito de paralelismo atualmente é muito difundido, principalmente, pelo aumento de núcleos dos processadores.
   Esses núcleos são utilizados em paralelo para a execução de
- diversas tarefas do computador.

   Porém, a tecnologia de se colocar vários núcleos em um processador foi desenvolvida após terem se esgotado as
- possibilidades de otimização em apenas um núcleo. Esta otimização ocorreu por muito tempo considerando o aumento no clock do processador e no número de instruções que se conseguia executar em um mesmo ciclo de clock.
- As limitações encontradas no desenvolvimento foram físicas.



52 51



**Pipeline** 

O bloco 1 representa a fase de busca, identificável pela presença do **contador de programa (PC),** o **bloco 2** seria a **decodificação** pois além de receber informações do bloco 1 está antes da unidade lógica aritmética (em inglês, ALU – arithmetic logic unit), o bloco 3 por conter a ALU é o bloco de execução e, por fim, o bloco 4 é o responsável pela configuração da gravação em memória.

Sendo assim, o processador proposto possui as 4 etapas implementadas podendo conter, portanto, os 4 estágios básicos de pipeline. O diferencial principal deste processador é que todos os barramentos são de 8 bits indicando que este é o tamanho da palavra do processador. Com isso temos a análise esperada da arquitetura do processador da empresa Y.

Introdução à **Linguagem Assembly** 

55 56

### Sua missão

Agora, você, como parte da equipe de desenvolvimento

da X, teve uma nova atribuição. Considerando os problemas solucionados arquiteturas anteriores, agora você foi designado para a função de elaboração dos mnemônicos da linguagem de montagem do processador que está sendo desenvolvido pela empresa

Nesta etapa você será apresentado ao diagrama do processador e aos tipos de instrução que ele irá suportar

Baseando-se nessas informações, e considerando as otimizações iá discutidas em seções anteriores, você deverá criar as instruções a serem utilizadas para o desenvolvimento dos programas em linguagem de montagem e, futuramente, dos compiladores de linguagem de alto nível para a arquitetura do



Sua missão

processador da X, mostrado na Figura.

O **processador** possui apenas instruções do tipo R e do tipo de desvio incondicional (j). Dessa forma, não será possível ter instruções imediatas. O diagrama do processador apresentado é mostrado a seguir:



57 58

### Sua missão

Considerando que o hardware está pronto, crie uma tabela com possíveis instruções — os ajustes a serem feitos na arquitetura serão realizados pelos outros idealizadores do

projeto. Lembre-se de que buscamos uma arquitetura otimizada. Lembre-se de verificar qual seria o conjunto mínimo de instruções necessárias para a construção de programas, pois, caso falte alguma instrução em seu conjunto, pode ser que não seja possível escrever programas corretamente utilizando sua linguagem de montagem.

Preparado para mais este desafio?

### Contextualizando

- ✓ Um software pode ser compilado, interpretado e traduzido ou pode utilizar uma técnica híbrida para que as instruções sejam executadas.
- √ Nesse processo, o código escrito em uma linguagem de programação de alto nível, como Java, C++, C#, será convertido em um código intermediário e, no caso dos programas compilados, convertido novamente para gerar os comandos que o processador é capaz de executar.
- √ Esse código intermediário é chamado de **linguagem de** montagem ou assembly.
- ✓ Essa linguagem foi criada com objetivo de **facilitar** o trabalho para os programadores, que anteriormente deveriam saber os códigos binários de cada instrução para poder programar.



59

60

### Compiladores

O **compilador** é um programa que possui como entrada um **arquivo** de determinada linguagem de programação e **retorna um programa executável** de uma determinada linguagem, para uma determinada arquitetura.

Existem dois grandes grupos de operações que são executadas: as operações de análise, que englobam operações específicas do compilador, e as operações de síntese, que são voltadas para a geração do código em si em uma arquitetura-alvo e englobam a geração de um código intermediário, a otimização desse código e a geração de um código-objeto, que será executado pelo processador.



61

62

### Programação em linguagem de máquina

O conjunto de instruções de um processador é a base para a construção de sua arquitetura, como visto anteriormente. Não é possível adicionar uma instrução ao conjunto de instruções sem que exista o caminho de dados necessário para sua execução.



Caso seja uma instrução básica necessária para o correto funcionamento dos programas, é necessário **modificar o** hardware.

A vantagem de se definir tipos de instrução, como fizemos anteriormente, é que qualquer instrução que utilize um **hardware existente** e possa ser expressa em um dos formatos básicos pode ser adicionada ao conjunto sem problemas.

61

### Programação em linguagem de máquina

Para **acessar um registrador**, utilizamos, em uma **instrução, o cifrão \$ seguido do nome do registrador.** No caso de um valor armazenado na **memória**, é necessário

carregá-lo para um registrador, utilizando a **instrução lw.**O **resultado** de uma operação, que deve ser gravado na memória, tem que inicialmente ser salvo em um registrador e,

em seguida, carregado para a memória com a instrução sw.
Agora, vamos explicar os tipos de instruções, iniciando
com as instruções do tipo R, que possuem o formato: nome da
instrução, registrador de destino, registrador de origem 1,
registrador de origem 2.



### Programação em linguagem de máquina

Os campos de **deslocamento (shamt)** e de **função**, são **preenchidos automaticamente** quando o código binário é gerado a partir da **linguagem de máquina**. Exemplos

|   | Formato da Instrução | Operação Realizada                                                                                                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |
|---|----------------------|-------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 1 | add Srd, Sr1, r2     | Soma o conteúdo de r1 com r2 e armazena em rd.                                                                                      | · Formato das instruções tipo R (R-type) e seus ca                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |  |  |  |
| 2 | addu Sed, Sr1, Sr2   | Soma o conteúdo de r1 com r2, sem considerar<br>o sinal dos mimeros (só mimeros positivos), e<br>armazena em rd.                    | on rs at all sharet front                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |
| 3 | sub \$rd, \$r1, \$r2 | Subtrai o conteúdo de r2 do conteúdo de r1 e arma-<br>zena o resultado em rd.                                                       | up : spezielo blacia da internção (ponde) r : e spezielo blacia da internção (ponde) r : e spezielo registrador finite ri : e segundo registrador finite ri : e segundo registrador finite ri : e segundo registrador finite ri : e segundo regist |  |  |  |
| 4 | or \$rd, \$r1, \$r2  | Realiza a operação de "on" lógico entre os bits<br>armazenados em r1 e r2 e coloca o resultado em rd.                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |
| 5 | and Srd, Sr1, Sr2    | Realiza a operação de "e" lógico entre os bits arma-<br>zenados em r1 e r2 e coloca o resultado em rd.                              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |
| 6 | slt Srd, Sr1, Sr2    | Se o conteúdo de r1 for menor que o conteúdo de<br>r2, armazena 1 em rd; caso contrário, armazena 0.                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |
| 7 | sil Sed. Se1, shamt  | Armazena em rd os bits que estão armazenados<br>em r1, deslocados para a esquerda na quantidade<br>expressa por shami (um inteiro). |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |

63 64

### **Assembly**

Você, como parte da equipe de desenvolvimento da X, teve uma nova atribuição: foi designado para a função de elaboração dos mnemônicos da linguagem de montagem do processador que está sendo desenvolvido pela empresa. Nessa etapa você será apresentado ao diagrama do processador e aos tipos de instrução que ele irá suportar.

Baseando-se nessas informações e considerando as otimizações já discutidas em seções anteriores, você deverá criar as instruções que serão utilizadas para o desenvolvimento dos programas em linguagem de montagem e, futuramente, dos compiladores de linguagem de alto nível para a arquitetura do processador da X.

 $\label{eq:continuous} Este \ problema \ envolve \ basicamente todo o \ conteúdo \ visto \ até o \ momento \ em \ arquitetura \ de \ computadores.$ 

65

---

Vamos aos dados: o processador possui apenas instruções do tipo R e do tipo de desvio incondicional (j). Dessa forma, não será possível ter instruções imediatas. O diagrama do processador apresentado é este:

Diagrama para o desenvolvimento da linguagem:

Inicialmente esta situação-problema pode parecer complexa, porém desenvolver o formato e os mnemônicos da linguagem não é o problema.

Considerando que o hardware está pronto, é possível criar uma tabela com possíveis instruções e com os ajustes a serem feitos na arquitetura, que serão realizados pelos outros idealizadores do projeto. Lembre-se de que buscamos uma arquitetura otimizada.

67 68



Vasta e diferente a programação de máquina, certo?

\*\*Total English carallel (2003)

\*\*Total Englis

69 70

### Recapitulando

- ✓ Sistemas numéricos;
- ✓ Introdução à instruções de máquinas;
- ✓ Pipeline de Instruções;
- ✓ Introdução à linguagem Assembly.

71 72

